DAC38J84EVM van de Ontwikkelingshulpmiddelen DAC38J84 EVAL MO Data Conversion IC van IC van de gegevensomzetting mod. van de Ontwikkelingshulpmiddelen DAC38J84 EVAL
semiconductor integrated circuit
,pic microcontroller circuit
DAC38J84EVM van de Ontwikkelingshulpmiddelen DAC38J84 EVAL MO Data Conversion IC van IC van de gegevensomzetting mod. van de Ontwikkelingshulpmiddelen DAC38J84 EVAL
Functionele Beschrijving
DAC3XJ8XEVM is voorgenomen voor evaluatie van de DAC3XJ8X-familie van hoge snelheid, JESD204B-interface DACs. Het digitale inputsignaal aan DAC wordt verstrekt van de FMC-schakelaar (J16) op de stegen van maximaal acht 12,5-Gbps SerDes gebruikend de JESD204B-interfacenorm. De FMC-schakelaar wordt ook voor het SYNCHRONISATIEsignaal gebruikt wordt vereist om de JESD204B-verbinding te vestigen en zowel apparatenklok als SYSREF-signaal voor FPGA dat.
De analoge output van DAC3XJ8X kan op de geïnstalleerde die SMA-schakelaars worden gecontroleerd IOUTA door IOUTD voor kanalen A door D worden geëtiketteerd, respectievelijk. De analoge output is gekoppelde transformator en gaat signalen geen met lage frekwentie onder ongeveer 10 Mhz over. De transformator zet de differentiële DAC-output in een single-ended output voor gebruik met gemeenschappelijk laboratoriummateriaal door om getelegrafeerde SMA-kabelverbindingen.
De klokken voor DAC en FPGA worden verdeeld gebruikend de met geringe geluidssterkte de klok jitter reinigingsmachine van LMK04828 ultra voor JESD204B-toepassingen. LMK04828 kan opstelling in een verscheidenheid van configuraties met inbegrip van de wijze van de klokdistributie en dubbel-lijn jitter het schoonmaken wijze zijn. Op de wijze van de klokdistributie, wordt het gewenste DAC-outputtarief verstrekt aan de CLKIN-schakelaar en LMK04828 verdeelt en verdeelt de apparatenklokken en SYSREF-signalen. Op dubbel-lijnwijze, kan de CLKIN-schakelaar worden gebruikt om een verwijzing naar LMK04828 te verstrekken, maar de klokken worden geproduceerd aan boord van het gebruiken van LMK04828 PLL en aan boord van 122,88 Mhz VCXO.
Schakelaar of Jumper Label | Verwijzingsaanwijzer | Doel |
IOUTAP | J2 | De gekoppelde output van DAC Channel A transformator |
IOUTBN | J8 | De gekoppelde output van DAC Channel B transformator |
IOUTCP | J9 | De gekoppelde output van DAC Channel C transformator |
IOUTDN | J11 | De gekoppelde output van DAC Channel D transformator |
SPI_SELECTOR | JP3 | Selecteer SPI-signaalbron. Plotseling 1-2 voor de FMC-schakelaar, 2-3 voor USB. |
1.8V_SEL | JP5 | Selecteer 1,8-v leveringsbron voor CPLD. Plotseling 1-2 voor raadslevering, 2-3 voor USB-macht. |
3.3V_SEL | JP6 | Selecteer 3,3-v leveringsbron voor CPLD. Plotseling 1-2 voor raadslevering, 2-3 voor USB-macht. |
CLKIN | J17 | De klok voor LMK04828 wordt ingevoerd die. De standaardopstelling verstrekt klok aan CLKIN1 maar kan worden gevormd om een klok aan OSCIN-spelden te verstrekken. |
XO_PWR | JP2 | Korte verbindingsdraad om macht aan aan boord van 122,88 Mhz VCXO voor PLL-wijze van LMK04828 te verstrekken. Als het gebruiken van niet VCXO, maak bevoegdheid los om koppeling in uiterlijk geleverde klok te verhinderen. |
TXENABLE | JP1 | Controleert de TXENABLE-speld van DAC3XJ8X. Plotseling 1-2 om transmissie toe te laten. |
SLAAP | JP4 | Controleert de SLAAPspeld van DAC3XJ8X. Plotseling 1-2 om DAC aan slaap te zetten. |
FMC_CONNECTOR | J16 | Verbinding aan de raad van TSW14J56 of FPGA-van de ontwikkeling |
USB | J14 | USB-kabelhaven |
+5V_IN | J23 | 5-v de hefboom van het voedingvat |