Bericht versturen
Huis > producten > Vertoningsbestuurder ICs > EPM7064LC68-15 ic-chipprogrammeur Programmeerbare IC-chips Programmeerbare logische apparatenfamilie

EPM7064LC68-15 ic-chipprogrammeur Programmeerbare IC-chips Programmeerbare logische apparatenfamilie

fabrikant:
Vervaardiging
Beschrijving:
IC CPLD 64MC 15NS 68PLCC
Categorie:
Vertoningsbestuurder ICs
Prijs:
Negotiate
Betalingswijze:
T/T, Western Union, Paypal
Specificaties
Leveringsvoltage:
– 2,0 tot 7,0 V
Gelijkstroom-Inputvoltage:
– 2,0 tot 7,0 V
Gelijkstroom-Outputstroom, per speld:
– 25 tot 25 mA
Opslagtemperatuur:
– 65 tot 150 ° C
Omgevingstemperatuur:
– 65 tot 135 ° C
VERBINDINGStemperatuur:
150 ° C
Hoogtepunt:

programming ic chips

,

programmable audio chip

Inleiding

 
MAX 7000 programmeerbare logische apparatenfamilie
 
Functies
■ Krachtige, op EEPROM gebaseerde programmeerbare logische apparaten (PLD's) op basis van de MAX®-architectuur van de tweede generatie
■ 5,0 V in-system programmeerbaarheid (ISP) via de ingebouwde IEEE Std.1149.1 Joint Test Action Group (JTAG)-interface beschikbaar in MAX 7000S-apparaten - ISP-circuits compatibel met IEEE Std.1532
■ Inclusief 5.0-V MAX 7000-apparaten en 5.0-V ISP-gebaseerde MAX 7000S-apparaten
■ Ingebouwde JTAG boundary-scan test (BST) circuits in MAX7000S-apparaten met 128 of meer macrocellen
■ Volledige EPLD-familie met logische dichtheden variërend van 600 tot 5.000 bruikbare poorten
■ Pin-naar-pin logische vertragingen van 5 ns met tot 175,4 MHz tellerfrequenties (inclusief interconnect)
■ PCI-compatibele apparaten beschikbaar
■ Open-drain-uitgangsoptie in MAX 7000S-apparaten
■ Programmeerbare macrocel-flipflops met individuele bedieningselementen voor wissen, vooraf instellen, klok en klok inschakelen
■ Programmeerbare energiebesparende modus voor een reductie van meer dan 50% in elke macrocel
■ Configureerbare expander product-term distributie, waardoor maximaal 32 producttermen per macrocel mogelijk zijn
■ 44 tot 208 pinnen beschikbaar in plastic J-lead chip carrier (PLCC), keramische pin-grid array (PGA), plastic quad flat pack (PQFP), power quad flat pack (RQFP) en 1,0 mm dunne quad flat pack (TQFP) pakketten
■ Programmeerbare beveiligingsbit voor bescherming van eigen ontwerpen
■ 3,3 V of 5,0 V werking
– MultiVoltTM I/O-interfacewerking, waardoor apparaten kunnen communiceren met 3,3-V- of 5,0-V-apparaten (MultiVolt I/O-werking is niet beschikbaar in 44-pins pakketten)
- Pin-compatibel met laagspanningsapparaten MAX 7000A en MAX 7000B
■ Verbeterde functies beschikbaar in MAX 7000E- en MAX 7000S-apparaten
– Zes pin- of logicagestuurde uitvoeractiveringssignalen
– Twee globale kloksignalen met optionele inversie
- Verbeterde interconnect-bronnen voor verbeterde routeerbaarheid
- Snelle insteltijden voor invoer door een speciaal pad van I/O-pin naar macrocelregisters
– Programmeerbare output slew-rate controle
■ Software-ontwerpondersteuning en automatische plaats-en-route geleverd door Altera's ontwikkelsysteem voor Windows-pc's en Sun SPARCstation, en HP 9000 Series 700/800 werkstations
■ Extra ondersteuning voor ontwerpinvoer en simulatie door EDIF 2 0 0 en 3 0 0 netlist-bestanden, bibliotheek met geparametriseerde modules (LPM), Verilog HDL, VHDL en andere interfaces voor populaire EDA-tools van fabrikanten zoals Cadence, Exemplar Logic, Mentor Afbeeldingen, OrCAD, Synopsys en VeriBest
■ Programmeerondersteuning
– Altera's Master Programming Unit (MPU) en programmeerhardware van externe fabrikanten programmeren alle MAX 7000-apparaten
– De BitBlasterTM seriële downloadkabel, ByteBlasterMVTM parallelle poort downloadkabel en MasterBlasterTM seriële/universele seriële bus (USB) downloadkabel programma MAX 7000S apparaten
 
Functionele beschrijving
De architectuur van de MAX 7000 omvat de volgende elementen:
■ Logische arrayblokken
■ Macrocellen
■ Expander productvoorwaarden (deelbaar en parallel)
■ Programmeerbare interconnectarray
■ I/O-besturingsblokken
De MAX 7000-architectuur bevat vier speciale ingangen die kunnen worden gebruikt als ingangen voor algemene doeleinden of als snelle, globale besturingssignalen (klok, wissen en twee uitgangssignalen) voor elke macrocel en I/O-pin.Afbeelding 1 toont de architectuur van EPM7032-, EPM7064- en EPM7096-apparaten.
 
Afbeelding 1. EPM7032-, EPM7064- en EPM7096-apparaatblokschema
 
Afbeelding 2 toont de architectuur van MAX 7000E- en MAX 7000S-apparaten
 
Afbeelding 2. Blokschema MAX 7000E en MAX 7000S apparaat
 
 
MAX 7000 5.0-V apparaat Absolute maximale waarden

SymboolParameterVoorwaardenminMaxEenheid
VCCVoedingsspanningMet betrekking tot de grond(1)–2.07.0V
VIDC-ingangsspanning–2.07.0V
IUITDC-uitgangsstroom, per pin -2525mA
TSTGBewaar temperatuurGeen vooroordeel-65150° C
TAMBOmgevingstemperatuurOnder voorbehoud-65135° C
TJJunctie temperatuurKeramische pakketten, onder voorbehoud 150° C
PQFP- en RQFP-pakketten, onder voorbehoud 135° C

Opmerking:
(1) Minimale DC-ingangsspanning op I/O-pinnen is –0,5 V en op 4 speciale ingangspinnen is –0,3 V. Tijdens overgangen kunnen de ingangen onderschrijden tot –2,0 V of doorschieten tot 7,0 V voor ingangsstromen van minder dan 100 mA en perioden korter dan 20 ns.
 
 
Aandelenaanbieding (Hot Sell)

Onderdeel NR.AantalMFGD/CPakket
PCF8570T/F512920PHILIPS15+ZOP
PIC16F818-I/SO4968MICROCHIP16+ZOP
MAX1472AKA+5400MAXIM16+ZOT
CS5460A-BSZ5500CIRRUS15+SSOP-24
MCIMX535DVV1C870VRIJSCHALING11+BGA
MOC3020M10000FSC13+DIP
MOC3083SR2M5602FSC16+ZOP
MGP20N40CL6262OP14+TO-220
PIC16F818-I/P4973MICROCHIP14+DIP
NC7SP125P5X10000EERLIJK KIND16+SC70-5
OPA2251UA/2K56720TI14+ZOP
N80C31BH5120INTEL15+PLCC
LM2622MMX-ADJ4601NSK11+MSOP-8
ZXLD1360ET5TA12000ZETEX15+SOT23-5
L98263202ST14+SOP20
LP2986IMX-5.03583NSK14+SOP-8
MMBD914LT1G20000OP16+SOT-23
OPA4131NJ7620TI14+SOP-14
LPS3010-103MLC4509COILCRAF14+smd
N80C152JA-14800INTEL16+PLCC
MC56F8257VLH3592VRIJSCHALING15+LQFP

 
 
 
 
 

Verzend RFQ
Voorraad:
MOQ:
10pcs