TPS650940A0RSKR van het Beheersic PMIC ETNA van de machtsweg PG 1,0 - APOLLO-PLATFORM
power management integrated circuit
,microchip battery management
TPS650940A0RSKR van het Beheersic PMIC ETNA van de machtsweg PG 1,0 - APOLLO-PLATFORM
1 eigenschappen
-
WideVIN rangefrom5.6Vto21V
-
Drie synchroon veranderlijk-outputvoltage
Step-down controlemechanismen met Topologie D-CAP2TM
-
– 5 A VOOR BUCK1 (VNN), 7 A VOOR BUCK6 (VDDQ),
en 21 A extern gebruiken voor van BUCK2 (VCCGI)
FETs voor typische toepassingen
-
– Het Voltage van I2C Dynamische het Schrapen (DVS) controle
(0,5 V aan 1,45 V in Stappen 10-mV) voor BUCK1 en
BUCK2
-
– OTP-programmeerbaar standaardoutputvoltage voor
BUCK6 (VDDQ)
-
-
Drie synchroon veranderlijk-outputvoltage
Step-down convertors met DCS-controle topologie en de mogelijkheden van I2C DVS
– VIN rangefrom4.5Vto5.5V
– 3 A van outputstroom voor BUCK3 (VCCRAM) – 2 A van outputstroom voor BUCK4 (V1P8A) en
2 toepassingen
-
2, 3, of 4-reeksen cel Li-ionenproducten op batterijen (NVDC of niet-NVDC)
-
Muur-aangedreven ontwerpen, in het bijzonder van levering 12-v
• VTT LDO voor het geheugenbeëindiging van Ddr
• Drie ladingsschakelaars met zwenken tariefcontrole– Tot 400 mA van outputstroom met voltagedaling minder dan 1,5% van nominaal inputvoltage
– RDSON < 96="" m=""> • I2C interface (apparatenadres 0x5E) steunen:
– Standaardwijze (kHz 100) – Snelle wijze (kHz 400)
– Snelle wijze plus (1 Mhz)• Tabletten, UltrabookTM, en notitieboekjecomputers • Mobiele PCs en mobiele Internet-apparaten
3 beschrijving
Het TPS65094-apparaat is een single-chip oplossing, energiebeheer geïntegreerde die spaander (PMIC) voor de recentste die specifiek IntelTM-bewerkers wordt ontworpen voor tabletten, ultrabooks, notitieboekjes, industriële PCs, en Internet-van-Dingen (IOT) worden gericht toepassingen die 2S, 3S, of Li-Ionen de batterijpakken van 4S (NVDC of niet-NVDC machtsarchitectuur) gebruiken, evenals muur-aangedreven toepassingen. Het TPS65094-apparaat wordt voor essentiële systemen met zwakstroomdiesporen gebruikt voor kleinste voetafdruk en laag-kosten de systeem-macht oplossing worden samengevoegd. Het TPS65094-apparaat verstrekt de volledige die machtsoplossing op de Intel-Verwijzingsontwerpen wordt gebaseerd. Zes hoogst efficiënte step-down voltageregelgevers (VRs), een gootsteen of een bron LDO (VTT) worden, en een ladingsschakelaar gecontroleerd door macht-omhooggaande opeenvolgingslogica om de juiste machtssporen te verstrekken, rangschikkend, en bescherming-met inbegrip van het geheugenmacht van DDR3 en DDR4-. De twee regelgevers (BUCK1 en BUCK2) steunen dynamisch voltage schrapend (DVS) voor maximum efficiency-met inbegrip van steun voor Aangesloten Reserve. De VRs-gebruiks kleine inductors en de condensatoren met hoge frekwentie om een kleine oplossingsgrootte te bereiken. Een I2C-interface staat eenvoudige controle door een ingebed controlemechanisme (eg) of door een systeem op spaander (Soc) toe.
PMIC komt in 8 mm × 8 mm-enig-rijvqfn pakket met een thermisch stootkussen voor goed thermisch dissipatie en gemak van raad het verpletteren.
Apparateninformatie
ARTIKELNUMMER |
PAKKET |
LICHAAMSgrootte (NOM) |
TPS65094 |
VQFN (64) |
8,00 mm × 8,00 mm |