Nieuw onderdeel EPM7064STC44-10 MAX 7000 programmeerbaar logisch apparaat / 1,13 M
ic programmer circuit
,programmable audio chip
MAXIMAAL 7000
Programmable Logic Device-familie
■ Krachtige, op EEPROM gebaseerde programmeerbare logische apparaten (PLD's) op basis van de MAX®-architectuur van de tweede generatie
■ 5,0 V in-system programmeerbaarheid (ISP) via de ingebouwde IEEE Std.1149.1 Joint Test Action Group (JTAG)-interface beschikbaar in MAX 7000S-apparaten - ISP-circuits compatibel met IEEE Std.1532
■ Inclusief 5.0-V MAX 7000-apparaten en 5.0-V ISP-gebaseerde MAX 7000S-apparaten
■ Ingebouwde JTAG boundary-scan test (BST) circuits in MAX7000S-apparaten met 128 of meer macrocellen
■ Volledige EPLD-familie met logische dichtheden variërend van 600 tot 5.000 bruikbare poorten (zie tabellen 1 en 2)
■ Pin-naar-pin logische vertragingen van 5 ns met tot 175,4 MHz tellerfrequenties (inclusief interconnect)
■ PCI-compatibele apparaten beschikbaar
Voor informatie over in het systeem programmeerbare 3,3-V MAX 7000A of 2,5-V MAX 7000B apparaten, zie het MAX 7000A Programmable Logic Device Family Data Sheet of het MAX 7000B Programmable Logic Device Family Data Sheet.
Algemene beschrijving
De MAX 7000-familie van high-density, high-performance PLD's is gebaseerd op Altera's tweede generatie MAX-architectuur.Gefabriceerd met geavanceerde CMOS-technologie, biedt de op EEPROM gebaseerde MAX 7000-familie 600 tot 5.000 bruikbare poorten, ISP, pin-naar-pin-vertragingen zo snel als 5 ns en tellersnelheden tot 175,4 MHz.MAX 7000S-apparaten in de snelheidsgraden -5, -6, -7 en -10 evenals MAX 7000- en MAX 7000E-apparaten in de snelheidsgraden -5, -6, -7, -10P en -12P voldoen aan de PCI Special Interest Group (PCI SIG) PCI Local Bus-specificatie, revisie 2.2.Zie Tabel 3 voor beschikbare snelheidsklassen.
Afbeelding 1. EPM7032-, EPM7064- en EPM7096-apparaatblokschema