Bericht versturen
Huis > producten > Energiebeheer ICs > UC2825DWTR van Circuit Board Chips van het hoge snelheidspwm Controlemechanisme de componenten van geïntegreerde schakelingen

UC2825DWTR van Circuit Board Chips van het hoge snelheidspwm Controlemechanisme de componenten van geïntegreerde schakelingen

fabrikant:
Vervaardiging
Beschrijving:
De verhoging, Flyback, Voorwaartse Convertor, volledig-Brug, helft-Brug, Balansregelgevers Positieve
Categorie:
Energiebeheer ICs
Prijs:
0.1USD
Betalingswijze:
T/T, Western Union, Paypal
Specificaties
Voltage:
1V
Hoge Huidige Dubbele Totempaaloutput:
1.5A piek
Lage Startstroom:
1.1mA
Eigenschappen:
Compatibel systeem met Voltage of Huidige ModeTopologies
Beschrijving:
geoptimaliseerd voor macht van de hoge frequentie de geschakelde wijze
Type:
Controlemechanisme
Hoogtepunt:

circuit board ic

,

electronic components ic

Inleiding
UC2825DWTR hoge snelheidspwm Controlemechanisme
EIGENSCHAPPEN

(1) Compatibel systeem met Voltage of Huidige Wijzetopologieën (2) 50ns-Propagatievertraging aan Output

(3) Frequenties van de Praktische werkingomschakeling aan 1MHz (4) Hoge Huidige Dubbele Totempaaloutput (1.5A-Piek)

(5) de Brede Versterker van de Bandbreedtefout (6) volledig Gesloten Logica met Dubbele Impulsafschaffing

(7) impuls-door-Impuls het Huidige Beperken (8) Zachte start/Max. Controle van de Plichtscyclus

(9) onder-Voltageuitsluiting met Hysterese (10) Lage Startstroom (1.1mA)

BESCHRIJVING
De UC1825-familie van PWM-controle ICs wordt geoptimaliseerd voor de voediCM GROUPoepassingen van de hoge frequentie geschakelde wijze. De bijzondere zorg werd gegeven aan het minimaliseren van propagatievertragingen door de comparateurs en het logicaschakelschema terwijl het maximaliseren van bandbreedte en zwenkt tarief van de foutenversterker. Dit controlemechanisme wordt ontworpen voor gebruik in of huidig-wijze of voltagewijzesystemen met het vermogen voor feed-forward van het inputvoltage.
Het beschermingsschakelschema omvat een huidige grenscomparateur met een 1V-drempel, een compatibele de sluitingshaven van TTL, en een zachte startspeld die als klem van de maximumrechtcyclus zullen verdubbelen. De logica is volledig gesloten om jitter vrije verrichting te verstrekken en veelvoudige impulsen te belemmeren bij een output. Een sectie van de onder-voltageuitsluiting met 800mV van hysterese verzekert lage startstroom. Tijdens onder-voltageuitsluiting, is de output hoge impedantie.
Deze die apparaten kenmerken totempaaloutput aan bron wordt ontworpen en dalen hoge piekstromen van capacitieve ladingen, zoals de poort van machtsmosfet. De staat wordt ontworpen als hoog niveau.
Gedrukte de Lay-outoverwegingen van de Kringsraad
De hoge snelheidskringen eisen zorgvuldige aandacht aan lay-out en componentenplaatsing. Om goede uitvoering van UC1825 te verzekeren volg deze regels: 1) Gebruik een grondvliegtuig. 2) Temper of klem parasitische aanleidinggevende schopenergie van de poort van gedreven MOSFETs vast. Sta niet de outputspelden toe om onder de grond te bellen. Een weerstand van de reekspoort of een shunt zal de diode van 1 Ampèreschottky bij de outputspeld dienen.
Pakket
QJA
QJC
Dil-16J
80-120
28(2)
Dil-16N
90(1)
45
Plcc-20
43- 75(1)
34
Lcc-20
70-80
20(2)
Soic-16
50 120(1)
35

Verzend RFQ
Voorraad:
MOQ:
5 PCS